引腳描述
引腳名稱 引腳功能 輸入類型 輸出類型描述
P53 P53 ST CMOS 雙向I/O 引腳
P52
P51
P50
P52
P51
P50
ST CMOS 雙向I/O 引腳,可編程下拉
P67
P66
P67
P66 ST CMOS
雙向I/O 引腳,可編程上拉、漏級(jí)開(kāi)路、
引腳狀態(tài)發(fā)生改變時(shí)從休眠模式喚醒
P65 ST CMOS
雙向I/O 引腳,可編程上拉、漏級(jí)開(kāi)路、
P65/OSCI 引腳狀態(tài)發(fā)生改變時(shí)從休眠模式喚醒
OSCI XTAL − 晶體振蕩器/諧振器的輸入引腳
P64 ST CMOS
雙向I/O 引腳,可編程上拉、漏級(jí)開(kāi)路、
P64/OSCO 引腳狀態(tài)發(fā)生改變時(shí)從休眠模式喚醒
OSCO − XTAL 晶體振蕩器/諧振器的輸出引腳
P63 ST −
輸入引腳
P63//RESET 引腳狀態(tài)發(fā)生改變時(shí),從休眠模式喚醒
/RESET ST − 復(fù)位引腳,低電平有效
P62 ST CMOS
雙向I/O 引腳,可編程上拉、下拉、漏級(jí)開(kāi)路、
P62/TCC 引腳狀態(tài)發(fā)生改變時(shí)從休眠模式喚醒
TCC ST − 外部 TCC 信號(hào)輸入
P61 P61 ST CMOS
雙向I/O 引腳,可編程上拉、下拉、漏級(jí)開(kāi)路、
引腳狀態(tài)發(fā)生改變時(shí)從休眠模式喚醒
P60 ST CMOS
雙向I/O 引腳,可編程上拉、下拉、漏級(jí)開(kāi)路、
P60/INT 引腳狀態(tài)發(fā)生改變時(shí)從休眠模式喚醒
/INT ST − 下降沿觸發(fā)的外部中斷引腳
VDD VDD 電源− 電源正極
VSS VSS 電源− 電源地
5.1 操作寄存器
5.1.1 R0 (間接尋址寄存器)
R0 并非實(shí)際存在的寄存器。它的主要功能是作為間接尋址指針。任何以R0 作為指針的
指令實(shí)際上是對(duì)RAM 選擇寄存器(R4)所指的數(shù)據(jù)進(jìn)行操作。
5.1.2 R1 (定時(shí)器/計(jì)數(shù)器)
TCC引腳的外部信號(hào)邊沿或內(nèi)部指令周期時(shí)鐘觸發(fā)(由CONT寄存器的TE位設(shè)
定),會(huì)使TCC寄存器加1。
像其它寄存器一樣可讀/寫(xiě)。
通過(guò)復(fù)位PAB 位(CONT-3)設(shè)定。
如果PAB位 (CONT-3) 被復(fù)位,預(yù)分頻器分配給TCC。
只有當(dāng)給TCC寄存器賦值時(shí),預(yù)分頻計(jì)數(shù)器的內(nèi)容將被清零。
孫錦霞: 、QQ: